دانلود مقاله و خرید ترجمه:ادغام تکنیک های VLIW و پردازش بردار برای معماری پردازنده اي با عملکرد بالا و ساده
بلافاصله پس از پرداخت دانلود کنید

کارابرن عزیز، مقالات سایت ( همگی جزو مقالات isi می باشند) بالاترین کیفیت ترجمه را دارند، ترجمه آنها کامل و دقیق می باشد (حتی محتوای جداول و شکل های نیز ترجمه شده اند) و از بهترین مجلات isi مانند IEEE، Sciencedirect، Springer، Emerald و ... انتخاب گردیده اند.

آگهی چاپ مقاله isi
ورود اعضا
توجه توجه توجه !!!!
نرم افزار winrar
پیشنهادات ویژه
پیوندهای کاربردی
پیوندهای مرتبط
مقالات ترجمه شده معماری کامپیوتر
  • ادغام تکنیک های VLIW و پردازش بردار برای معماری پردازنده اي با عملکرد بالا و ساده

    سال انتشار:

    2015


    ترجمه فارسی عنوان مقاله:

    ادغام تکنیک های VLIW و پردازش بردار برای معماری پردازنده اي با عملکرد بالا و ساده


    عنوان انگلیسی مقاله:

    Merging VLIW and vector processing techniques for a simple, high-performance processor architecture


    منبع:

    Sciencedirect - Elsevier - Microelectronics Journal, Volume 46, Issue 7, July 2015, Pages 637–655


    چکیده انگلیسی:

    This paper proposes a new processor architecture called VVSHP for accelerating data-parallel applications, which are growing in importance and demanding increased performance from hardware. VVSHP merges VLIW and vector processing techniques for a simple, high-performance processor architecture. One key point of VVSHP is the execution of multiple scalar instructions within VLIW and vector instructions on unified parallel execution datapaths. Another key point is to reduce the complexity of VVSHP by designing a two-part register file: (1) shared scalar–vector part with eight-read/four-write ports 64  32-bit registers (64 scalar or 16  4 vector registers) for storing scalar/vector data and (2) vector part with two-read/one-write ports 48 vector-registers, each stores 4  32-bit vector data. Moreover, processing vector data with lengths varying from 1 to 256 represents a key point for reducing the loop overheads. VVSHP can issue up to four scalar/vector operations in each cycle for parallel processing a set of operands and producing up to four results to be written back into VVSHP register file. However, it cannot issue more than one memory operation at a time, which loads/stores 128-bit scalar/ vector data from/to data memory. The design of our proposed VVSHP processor is implemented using VHDL targeting the Xilinx FPGA Virtex-5 and its performance is evaluated.
    Keywords: Data-parallel applications | VLIW | Vector processing | VHDL | Performance evaluation


    چکیده فارسی:

    در این مقاله یک معماری پردازنده جدید به نام VVSHP برای افزایش سرعت برنامه های داده موازی پیشنهاد شده است که اهمیت رو به رشدي دارد و خواستار افزایش عملکرد سخت افزار می باشد. VVSHP، تکنیک های VLIW و پردازش بردار را برای معماری پردازنده ساده با عملکرد بالا ادغام كرد. نکته کلیدی VVSHP، اجراي دستورالعمل هاي اسکالر متعدد در داخل VLIW و دستورالعمل هاي بردار در مسیر های داده در اجرای موازی واحد است. نکته کلیدی دیگر این است که کاهش پیچیدگی VVSHP با طراحی دو بخش فایل ثبت صورت مي گيرد: (1) بخش مشترک بردار اسکالر با هشت پورت خوانده شده / چهار پورت نوشتن است كه ثبت 6432 بیتی (64 اسکالر یا 164 ثبت بردار) را برای ذخیره سازی عددی داده ها / بردار دارد و (2) بخشی برداری با دو پورت خواندن / یک پورت نوشتن كه 48 ثبت بردار را براي هر ذخيره داده های برداری 432 بیتی دارد. علاوه بر این، داده های برداری پردازش با طول مختلف 1 تا 256 نشان دهنده یک نکته کلیدی برای کاهش سربار حلقه است. VVSHP می تواند به چهار عملیات اسکالر / بردار در هر چرخه برای پردازش موازی مجموعه ای از عملوند و تولید تا چهار نتایج براي بازگشت به فایل ثبت VVSHP نوشته شود. با این حال، آن نمی توانید بیش از یک عملیات حافظه در یک زمان، که بارهای / ذخيره هاي داده های عددی / بردار 128 بیتی از حافظه داده باشد. طراحی پردازنده VVSHP پیشنهادی ما با استفاده از VHDL و هدف قرار دادن Xilinx FPGA Virtex-5 اجرا مي شود و عملکرد آن ارزیابی شده است.
    کلمات کلیدی: برنامه های کاربردی داده های موازی | VLIW | پردازش برداری | VHDL | ارزیابی کارایی


    سطح: متوسط
    تعداد صفحات فایل pdf انگلیسی: 19
    تعداد صفحات فایل doc فارسی: 44

    حجم فایل: 1912 کیلوبایت


    قیمت: 45000 تومان  40500 تومان(10% تخفیف)


    توضیحات اضافی:

    یک مقاله عالی، جامع و کامل در زمینه معماری کامپیوتر




تعداد نظرات : 0

الزامی
الزامی
الزامی
معماری-کامپیوتر
موضوعات